微型计算机及接口技术2008年10月真题试题及答案解析(04732)

如果您发现本试卷没有包含本套题的全部小题,请尝试在页面顶部本站内搜索框搜索相关题目,一般都能找到。
16

当外部有中断请求,CPU未响应,可能的原因是 ( )

  • A.CPU刚执行完HALT指令
  • B.CPU当前关中断
  • C.CPU在执行高优先权的中断服务程序
  • D.当前执行DMA操作
  • E.CPU在执行非屏蔽中断服务
17

查询传送方式输出接口电路中有 ( )

  • A.控制端口
  • B.状态端口
  • C.数据输出端口
  • D.数据输入端口
  • E.中断控制逻辑
18

8086系统中,CPU在由偶存储体和奇存储体组成的存储系统中读一个“对准的”字数据时,需要产生的控制信号有 ( )

  • A.<img src="//img1.yqda.net/question-name/64/bcc08e8703342d745489c7ed9195df.png" width="57" height="27"/>
  • B.<img src="//img1.yqda.net/question-name/e6/2e4798961c90043a76875be5a1db6d.png" width="58" height="19"/>
  • C.<img src="//img1.yqda.net/question-name/b7/642d196306fffa6d687f2e0fbcded2.png" width="75" height="29"/>
  • D.<img src="//img1.yqda.net/question-name/58/24b759862ebdd27b43c0e36a103738.png" width="77" height="32"/>
  • E.<img src="//img1.yqda.net/question-name/70/cc27dcf6621d1e6aafd55e66072c2a.png" width="87" height="29"/>
19

微机系统中,CPU能直接访问的存储器是 ( )

  • A.DRAM
  • B.Cache
  • C.固定硬盘
  • D.移动硬盘
  • E.CDROM
20

存储容量为64Kⅹ1b的DRAM芯片2164的引脚有 ( )

  • A.A<sub>15</sub>~A<sub>8</sub>
  • B.A<sub>7</sub>~A<sub>0</sub>
  • C.<img src="//img1.yqda.net/question-name/57/e7c4c97f7c9f363cc39023871e81b6.png" width="42" height="20"/>
  • D.CAS
  • E.D<sub>in</sub>和D<sub>OUT</sub>
24

8086中断系统中,中断优先级由高到低的顺序是 ( )

  • A.内部中断,不可屏蔽中断,可屏蔽中断,单步中断
  • B.内部中断,单步中断,不可屏蔽中断,可屏蔽中断
  • C.不可屏蔽中断,内部中断,可屏蔽中断,单步中断
  • D.不可屏蔽中断,可屏蔽中断,内部中断,单步中断
25

芯片74LS245在8086CPU系统中用作 ( )

  • A.总线锁存器
  • B.总线缓冲器
  • C.总线收发器
  • D.总线控制器
27

中断方式的特点是 ( )

  • A.CPU和外设串行工作,传送数据和主程序串行工作
  • B.CPU和外设串行工作,传送数据和主程序并行工作
  • C.CPU和外设并行工作,传送数据和主程序串行工作
  • D.CPU和外设并行工作,传送数据和主程序并行工作
28

8086/8088访问地址为100H的端口时,必须采用的寻址方式是 ( )

  • A.直接寻址方式
  • B.寄存器间接寻址方式
  • C.变址寻址方式
  • D.立即寻址方式
29

DRAM芯片刷新逻辑除提供刷新地址外,还必须提供的控制信号是 ( )

  • A.<img src="//img1.yqda.net/question-name/bf/1f0c33321823a611333456fa4d5733.png" width="133" height="32"/>
  • B.<img src="//img1.yqda.net/question-name/fe/fd345fc71a77bc447cbdca4338d3dd.png" width="138" height="28"/>
  • C.<img src="//img1.yqda.net/question-name/a4/c7b4af2b52f12d510c68fa6f23d9e4.png" width="136" height="29"/>
  • D.<img src="//img1.yqda.net/question-name/15/5dd89fdced9b2d8e51acd1ea510efa.png" width="142" height="25"/>
30

执行如下程序段后,AX等于 ( )

  • A.55E6H
  • B.55E7H
  • C.5798H
  • D.5799H
31

与LOOP P1指令近似相当的指令组是 ( )

  • A.DEC CXJZ P1
  • B.DEC CXJNZ P1
  • C.INC CXJNZ P1
  • D.INC CXJMP P1
32

SRAM芯片的存储容量为8KB(即8Kⅹ8bit),则它的地址线应为 ( )

  • A.A<sub>0</sub>~A<sub>7</sub>
  • B.A<sub>0</sub>~A<sub>11</sub>
  • C.A<sub>0</sub>~A<sub>12</sub>
  • D.A<sub>0</sub>~A<sub>13</sub>
33

Pentium芯片与80486芯片的区别之一是 ( )

  • A.有浮点处理功能
  • B.片内集成有Cache
  • C.内部数据总线为32位
  • D.外部数据总线为64位
34

Pentium MMX微处理器,又称为“多能奔腾”,其MMX技术主要指 ( )

  • A.多媒体处理
  • B.协处理器功能
  • C.超标量技术
  • D.流水线技术
35

当8086CPU在执行存储器写操作时,在CPU引脚上依次发出 ( )

  • A.地址值、写信号、数据值
  • B.写信号、地址值、数据值
  • C.数据值、地址值、写信号
  • D.地址值、数据值、写信号
36

对于8086CPU而事,指令周期、总线周期和时钟周期之问的关系是 ( )

  • A.一个总线周期由若干个指令周期组成
  • B.指令周期就是总线周期
  • C.时钟周期与总线周期相同
  • D.一个指令周期由若干个时钟周期组成
37

由8088处理器组成的PC机中数据线是 ( )

  • A.8条单向线
  • B.16条单向线
  • C.8条双向线
  • D.16条双向线
39

当8086处理器采样到READY=0时,则8086将 ( )

  • A.执行停机操作
  • B.执行空操作
  • C.插入空闲周期
  • D.插入等待周期