计算机组成原理2013年4月真题试题及答案解析(02318)

如果您发现本试卷没有包含本套题的全部小题,请尝试在页面顶部本站内搜索框搜索相关题目,一般都能找到。
12

CPU响应中断一般是在( )

  • A.任一时钟周期结束时
  • B.任一总线周期结束时
  • C.一条指令结束时
  • D.一段程序结束时
14

总线主设备是指( )

  • A.主要的设备
  • B.发送信息的设备
  • C.接收信息的设备
  • D.获得总线控制权的设备
15

对硬盘中数据实现输入输出传送的方式( )

  • A.只采取程序查询等待方式
  • B.只采取程序中断方式
  • C.只采取DMA方式
  • D.既有DMA方式,也有中断方式
16

并行接口是指( )

  • A.仅接口与外围设备之间采取并行传送
  • B.仅接口与系统总线之间采取并行传送
  • C.接口的两侧均采取并行传送
  • D.接口内部只能并行传送
17

在控制器中,程序计数器PC用来存放( )

  • A.正在执行的指令
  • B.正在执行的指令地址
  • C.下一条指令
  • D.下一条指令的地址
18

即将要运行的用户程序存储在( )

  • A.微程序控制器中
  • B.硬盘中
  • C.主存中
  • D.ROM中
19

下列寻址方式中,执行速度最快的是( )

  • A.存储器间接寻址
  • B.寄存器间接寻址
  • C.立即寻址
  • D.相对寻址
20

寄存器间接寻址是指( )

  • A.从指令获得操作数
  • B.从存储器获得操作数地址
  • C.从指令指定的寄存器获得操作数
  • D.从指令指定的寄存器获得操作数地址
21

堆栈指针SP的内容总是存储( )

  • A.栈顶地址
  • B.栈底地址
  • C.栈顶内容
  • D.栈底内容
22

静态RAM存储信息依靠的是( )

  • A.电容
  • B.双稳态触发器
  • C.单稳态触发器
  • D.磁场
23

若地址总线为A15(高位)~A0(低位),若用2K×4位的存储芯片组成8KB存储器,则加在各存储芯片上的地址线是( )

  • A.A<sub>15</sub>~A<sub>10</sub>
  • B.A<sub>10</sub>~A<sub>0</sub>
  • C.A<sub>9</sub>~A<sub>0</sub>
  • D.A<sub>8</sub>~A<sub>0</sub>
24

若十进制数为87,则其对应的8位补码[X]为( )

  • A.11010111
  • B.01110101
  • C.11110101
  • D.01010111
26

定点小数的原码表示范围是( )

  • A.-1≤X≤1
  • B.-1<x<1
  • C.-1<x≤1
  • D.-1≤X<1
27

若十进制数为95,则其对应的二进制数为( )

  • A.1011111
  • B.1111101
  • C.1011001
  • D.1010011