如下图给出了某CPU内部结构的一部分,MAR和MDR直接连到存储器总线(图中省略)。所有寄存器只能从总线A接受信息并只能发送信息到总线B,在总线A和B之间的所有数据传送都需经过算术逻辑部件ALU。
AU的部分控制信号及其功能如下:MOVa: F=A; MOVb: F=B;INCa:F=A+1; INCb:F=B+1;DECa:F=A-1; DECb: F=B-1。
其中A和B是ALU的输入,F是ALU的输出假定该CPU的指令系统中调用指令CALL占两个字,第一个字是操作码,第二个字给出子程序的起始地址,返回地址保存在主存的中,用SP(栈指示器)指向栈顶,存储器按字编址,每次按同步方式从主存读取一个字,请写出读取并执行CALL指令所要求的控制信号序列(提示:当前指令地址已在PC中)
订单号:
遇到问题请联系在线客服
订单号:
遇到问题请联系在线客服